网络处理器设计中的存储瓶颈问题
  • 【摘要】

    网络处理器设计中的存储瓶颈问题是指网络处理进行FIB(forwarding information base)查表、QoS调度、计数器管理等操作对外部控制存储器访问的延时与网络处理性能难以匹配的问题.目前网络处理器设计采用并行处理的方法隐藏访存延时,但由于设计复杂性和功耗问题,大规模并行技术难以在40Gbps以上的网络处理中继续应用.对当前网络处理器中存储瓶颈问题及其解决方法进行研究,指出其局限性... 展开>>网络处理器设计中的存储瓶颈问题是指网络处理进行FIB(forwarding information base)查表、QoS调度、计数器管理等操作对外部控制存储器访问的延时与网络处理性能难以匹配的问题.目前网络处理器设计采用并行处理的方法隐藏访存延时,但由于设计复杂性和功耗问题,大规模并行技术难以在40Gbps以上的网络处理中继续应用.对当前网络处理器中存储瓶颈问题及其解决方法进行研究,指出其局限性,并针对未来更高性能网络处理,如100Gbps接口网络处理的设计提出了一种新的网络处理模型. 收起<<

  • 【作者】

    马思瑶  尹佳斌  孙志刚 

  • 【作者单位】

    国防科学技术大学计算机学院

  • 【会议名称】

    第15届全国信息存储技术学术会议

  • 【会议时间】

    2008-09-26

  • 【会议地点】

    中国陕西西安

  • 【主办单位】

    中国计算机学会信息存储技术专业委员会

  • 【语种】

    chi

  • 【关键词】

    网络处理器